# 임베디드시스템 설계 및 실험 보고서(5주차)



8조

작성자: 201824483 박진영

조원:

201602181 정진성

201824523 안혜준

201924660 한병정

202055516 김명서

# 1. 실험 목표 및 기본 개념

### 1.1 실험 목표

- 1. 라이브러리를 활용하여 코드 작성
- 2. Clock Tree 의 이해 및 사용자 Clock 설정
- 3. 오실로스코프를 이용한 clock 확인
- 4. UART 통신의 원리를 배우고 실제 설정 방법 파악

#### 1.2 기본 개념

STM32 MCU 의 clock 은 SYSCLK 으로 나타나 있는 system clock 을 기반으로 결정된다. 우리가 사용하는 Cortex-M3 보드에서는 2가지 clock 이 발생된다.

HSI clock(High-speed internal) : 보드의 내부 클락으로 8Mhz 의 값을 가진다.



HSE clock (High-speed external)

: Cortex-M3 보드의 Oscillator에서 방생되는 clock으로 25Mhz 의 값을 가짐



#### Clock tree



- HSI, HSE, PLL 중 SW MUX에 의해 시스템 클럭(최대72MHz)으로 설정될 수 있다.
- 시스템 클럭은 APB1, APB2에 전달된다.
- 시스템 클럭은 MCO MUX를 통해서 MCO에 출력해 오실로스코프로 확인이 가능함.

#### PLL(Phase-Locked Loop)



- PLL은 위상 동기 회로이며, 입력 신호와 출력신호를 이용해 출력신호를 제어한다.
- 입력된 신호에 맞추어 출력 신호의 주파수 조절이 목적이다.

# Universal Asynchronous Receiver/Transmitter (UART)





- 비동기 통신 프로토콜
- Rx(데이터 수신)와 Tx(데이터 송신) 교차연결
- 비동기 통신이기 때문에 Baud Rate를 일치 시켜야 한다.
- Baud rate는 초당 얼마나 많은 심볼(Symbol, 의미 있는 데이터 묶음)을 전송할 수 있는가 를 나타낸다.

이번 실험에서 시리얼 통신을 하기 위한 시리얼 포트이다. 이 포트를 PC와 연결하여 시리얼 통신을 할 수 있다.



시리얼 통신을 하기 위해서 Putty 라는 프로그램을 사용하였다. connection type을 serial로 선택하고 컴퓨터에서 시리얼 포트를 확인하여 입력하고 Baud rate를 입력하면 시리얼 통신이가능하다.



이번 실험에서는 오실로스코프를 이용해서 System clock을 확인한다. 오실로스코프를 사용하는 방법은

1번 : 신호를 Analog로 받기 위해 설정

2번 : Meas 버튼 눌러 측정 시작 3번 : frequency 모드로 변경 4번 : 화면에 frequency 출력

5번 : Auto scale 버튼을 누르면 그래프가 깔끔해진다.



# 2. 실험 과정

이전 실험까지는 직접 주소로 접근하여 프로그래밍을 진행하였으나 이번 실험부터는 라이브러리를 활용하여 정의된 주솟값을 사용하여 프로그래밍을 진행하였다.



프로그래밍시에 위의 사진과 같이 라이브러리 목록과 "stm32f10x.h"또는 다른 라이브러리 파일에서 라이브러리에 대한 정의를 확인할 수 있다.

### 2.1. 레지스터 초기화

# 8.3.1 Clock control register (RCC\_CR)

Address offset: 0x00

Reset value: 0x0000 XX83 where X is undefined.

Access: no wait state, word, half-word and byte access

| 31          | 30 | 29          | 28         | 27          | 26         | 25         | 24    | 23       | 22           | 21 | 20    | 19         | 18     | 17     | 16    |
|-------------|----|-------------|------------|-------------|------------|------------|-------|----------|--------------|----|-------|------------|--------|--------|-------|
| Reserved    |    | PLL3<br>RDY | PLL3<br>ON | PLL2<br>RDY | PLL2<br>ON | PLLRD<br>Y | PLLON | Reserved |              |    | CSSON | HSEBY<br>P | HSERDY | HSEON  |       |
|             |    | r           | rw         | r           | rw         | r          | rw    |          |              |    |       | rw         | rw     | r      | rw    |
| 15          | 14 | 13          | 12         | 11          | 10         | 9          | 8     | 7        | 6            | 5  | 4     | 3          | 2      | 1      | 0     |
| HSICAL[7:0] |    |             |            |             |            |            |       |          | HSITRIM[4:0] |    |       |            |        | HSIRDY | HSION |
| r           | r  | r           | r          | r           | r          | r          | r     | rw       | rw           | rw | rw    | rw         | Res.   | r      | rw    |

#### 8.3.2 Clock configuration register (RCC\_CFGR)

Address offset: 0x04

Reset value: 0x0000 0000

Access: 0 ≤ wait state ≤ 2, word, half-word and byte access

1 or 2 wait states inserted only if the access occurs during a clock source switch.

| 31       | 30      | 29     | 28     | 27    | 26       | 25       | 24 | 23   | 22           | 21          | 20    | 19   | 18    | 17           | 16   |
|----------|---------|--------|--------|-------|----------|----------|----|------|--------------|-------------|-------|------|-------|--------------|------|
| Reserved |         |        |        |       | MCO(3:0) |          |    |      | OTGFS<br>PRE | PLLMUL(3:0) |       |      |       | PLL<br>XTPRE | PLL  |
|          |         |        |        | rw    | /W       | rw       | fW |      | fW           | ne          | TW:   | PW : | rw    | : rw         | -fwi |
| 15       | 14      | 13     | 12     | 11    | 10       | 9        |    | 7    | 6            | 5           | 4     | 3    | 2     | 1            | 0    |
| ADC P    | RE[1:0] | p      | PREZE: | 0)    | 1        | PPRE1[2: | 0] |      | HPRE         | [3:0]       |       | SWS  | [0:1] | SWI          | 1:0] |
| rw .     | rw      | ::nw:: | rw     | : PW: | :DW:     | rw.      | nw | -rw: | TW           | 7W .        | : FW: | To a | 1     | DW.          | rw   |

RCC\_CR 에서는 HSI를 Enable 상태, HSE,PLL,CSS를 OFF 상태로 초기화. RCC\_CFGR 에서는 HSI와 HSI 오실레이터를 system clock으로 선택.

곱셈과 나눗셈 연산이 일어나지 않도록 설정.

MCO는 clock을 받지 않는 상태로 설정.

HSE 오실레이터가 BYPASS 하지않도록 설정.

PLL input clock을 HSI 오실레이터/2로 선택.

PLL2와 PLL3는 OFF 상태로 설정.

```
void SysInit(void) {
  /* Set HSION bit */
/* Internal Clock Enable */
  RCC->CR |= (uint32 t)0x00000001; //HS/ON
   /* Reset SW, HPRE, PPRE1, PPRE2, ADCPRE and MCO bits */
  RCC->CFGR &= (uint32_t)0xF0FF0000;
   /* Reset HSEON, CSSON and PLLON bits */
  RCC->CR &= (uint32_t)0xFEF6FFFF;
   /* Reset HSEBYP bit */
  RCC->CR &= (uint32_t)0xFFFBFFFF;
   /* Reset PLLSRC, PLLXTPRE, PLLMUL and USBPRE/OTGFSPRE bits */
  RCC->CFGR &= (uint32_t)0xFF80FFFF;
   /* Reset PLL2ON and PLL3ON bits */
  RCC->CR &= (uint32_t)0xEBFFFFFF;
   /* Disable all interrupts and clear pending bits */
  RCC -> CIR = 0 \times 000 FF 00000;
  /* Reset CFGR2 register */
RCC->CFGR2 = 0x000000000;
```

### 2.2. 클럭값 설정

| SYSCLK | 52MHz |  |  |  |  |  |
|--------|-------|--|--|--|--|--|
| PCLK2  | 26MHz |  |  |  |  |  |

#### SYSCLK을 설정하기 위해서

PREDIV2: /5
 PLL2MUL: \*13
 PREDIV1: /5
 PLLMUL: \*4

5. PLLCLK 값 선택하기

#### 2.3. MCO값 설정

다음으로 SYSCLK를 출력하기 위해 MCO값을 설정해야한다. MCO값으로 SYSCLK을 선택하도록 설정한다.

### 2.4. PORT/PIN GPIO 설정

MCO 및 UART 사용을 위해서 PORT/PIN의 GPIO 설정이 필요하다. GPIO 와 USART RCC를 enable 상태로 설정한다.

```
Void RCC_Enable(void) {
//@TODO - 3 RCC Setting *******************
/* GPIO RCC Enable */
/* WART Tx. Rx. MCO port */
RCC->APB2ENR_I = (RCC_APB2ENR_IOPAEN | RCC_APB2ENR_AFIOEN | RCC_APB2ENR_IOPDEN); // GPIOA, D 對意, Alternative function enable #/
RCC->APB2ENR | = RCC_APB2ENR_USARTIEN: // USART1 enable */
RCC->APB2ENR | = RCC_APB2ENR_USARTIEN: // USART1 enable
```

MCO, USART1, TX, RX를 초기화한 다음 MCO 와 UART TX 는 Alternate function output Push-pull 으로 설정하고 UART RX 는 Input with pull-up/pull-down으로 설정한다.
USER S1 버튼 초기화 후 input mode로 설정한다.

```
//@TODO - 4 GPIO Configuration ******************

* Reset(Clear) Port A CRH - MCO, USARTI TX,RX*/
GPIOA->CRH & - (
(GPIO_CRH_CNF8 | GPIO_CRH_MODE9) |
(GPIO_CRH_CNF9 | GPIO_CRH_MODE9) |
(GPIO_CRH_CNF9 | GPIO_CRH_MODE9) |
(GPIO_CRH_CNF10 | GPIO_CRH_MODE10)
);

* MCO Pin Configuration */
GPIOA->CRH |= (GPIO_CRH_CNF8_1 | GPIO_CRH_MODE8); // MCO Pin의 CNF와 MODE를 1011 로 맞춘다. (OUTPUT, Alternative pull in - pull down)

* USART Pin Configuration */
GPIOA->CRH |= (GPIO_CRH_CNF9_1 | GPIO_CRH_MODE9) | // USART Tx 와 Rx 의 CNF와 MODE를 설정한다 (1011, 1000)
(GPIO_CRH_CNF9_1 | GPIO_CRH_CNF10_1));

* Reset(Clear) Port D CRH - User S1 Button */
GPIOD->CRH & - (GPIO_CRH_CNF11 | GPIO_CRH_MODE11);

* User S1 Button Configuration */
GPIOD->CRH = GPIO_CRH_CNF11 | GPIO_CRH_MODE11);
```

#### 2.5. USART 설정

USART\_CR1 레지스터에서 먼저 USART Word Length, Parity, Parity, Mode를 초기화한 후 Word Length, PCE, PS와 Parity는 초기값이 설정값이랑 동일하므로 따로 설정하지 않는다. TE와 RE는 Enable 상태로 설정한다.



USART\_CR2 레지스터에서도 초기화를 진행하고 stop bit 는 이미 1bit로 설정되어 있기 때문에 따로 설정하지 않는다.



USART\_CR3 에서도 초기화 진행 후 CTS 와 RTS를 disable 상태로 설정해야 하는데 초기값이 disable 상태이기 때문에 따로 설정하지 않는다.

Baud rate 레지스터에서는 요구조건에 맞게 Baud rate를 설정해줬다.

#### 27.6.6 Control register 3 (USART CR3) Address offset: 0x14 Reset value: 0x0000 29 28 27 31 30 25 24 23 22 21 20 19 18 17 16 Reserved 15 14 13 12 10 8 0 11 9 6 5 4 3 2 CTSIE CTSE RTSE DMAT DMAR NACK HDSEL IRLP IREN EIE SCEN Reserved rw rw rw rw rw rw

Baud rate 계산법은 아래 사진에 있는 식을 사용하여 계산하였다. 제시된 baud rate는 9600이므로 아래 식에 따라서 USARTDIV를 구해주면 26,000,000 / (16 \* 9600) ~= 169.27이고 밑의 Example2 에 따라 Integer part와 Fractional part를 구해주면 DIV\_Mantissa = 0d169 = 0xA9 이고

DIV\_Fraction = 16\*0d0.27 = 0d4.32 반올림하여 0d4 = 0x4이다 따라서 USART\_BRR = 0xA94이다.

#### 27.6.3 Baud rate register (USART BRR) Note: The baud counters stop counting if the TE or RE bits are disabled respectively. Address offset: 0x08 Reset value: 0x0000 31 23 Reserved 15 14 13 9 3 2 0 DIV\_Mantissa[11:0] DIV Fraction[3:0] rw rw



마지막으로 USART를 Enable 해준다.

#### 2.6. 버튼 설정

GPIO port A를 enable 상태로 바꾼 뒤에 check\_bit 함수에서 GPIOD\_IDR의 상태를 읽고 1에서 0으로 바뀌었다면 메시지를 전송한다. 전송시에 msg의 길이만큼 SendData 함수를 호출하여 글자를 출력해준다.

```
int main() {
    int i:
        char msg[] = "Hello Team08WrWn":

RCC->APB2ENR |= RCC_APB2ENR_IOPAEN:

SysInit():
    SetSysClock():
    RCC_Enable():
    PortConfiguration():
    UartInit():

// if you need, init pin values here

while (1) {
    //@TODO - 13: Send the message when button is pressed ************

if (check_bit(GPIOD_IDR, 11) == 0) { // GPIOD_IDR 0| 1 에서 0으로 바뀌었는지 확인 후 바뀌었다면 에세지 전송
    for(int i = 0: i < 14: i++) {
        SendData(msg[i]):
    }
}
}// end main
```

# 3. 실험 결과

오실로스코프 상에서 MCO를 통해서 나오는 System Clock 수치를 확인했을 때 요구사항인 52MHz가 출력되는 것을 확인할 수 있었고

User S1 버튼을 누르는 동안 터미널 프로그램을 통해서 "Hello Team08"이 출력되는 것을 확인 할 수 있었다.



